>
首页 » 市场趋势 » 杰尔系统发布新串行平台,全面支持通用高速接口标准

杰尔系统发布新串行平台,全面支持通用高速接口标准

作者:电子设计应用  时间:2004-12-20 11:13  来源:本站原创

杰尔系统(纽约股市:AGR.A, AGR.B)日前宣布针对存储与企业网络产品的各种高速串行接口推出一套新型技术平台。这项半导体技术使磁盘与系统制造商能针对任何串行标准设计各种接口解决方案,不论是在运算、移动、以太网络、以及各种网络与服务器连结的存储设备应用上,均能达到每秒6.25 gigabit(Gbits/sec)的数据传输率。

杰尔系统的新款串/并变换(SerDes)平台,能支持各种应用所采用的众多串行接口,包括PC所使用的新兴串行ATA(SATA)接口与PCI Express标准,企业背板与SAN所使用的Serial Attached SCSI(SAS)、光纤信道、和千兆以太网;这些市场都需要运用SerDes技术来提供串行连结能力。

新型SerDes解决方案的功耗与核心尺寸仅有上一代杰尔系统串行接口方案的一半,并且为一套经过测试且验证的平台,可将串行组件整合成单一芯片。除了优异的性能外,杰尔系统新的SerDes架构亦提供前所未有的设计弹性。杰尔系统的解决方案支持两端的互连,包括装置端与主机端的串行芯片。串行接口芯片组件可运用130纳米(nm)与领先业界的90纳米CMOS工艺技术进行研发,涵盖所有可行的氧化物、电介质、以及电压的组合。杰尔系统解决方案亦提供独特的测试功能,能进行高效率且全面性的产品测试、以及系统层级的测试与最佳化,构建出强固的系统设计、与更可靠的数据传输。

市调机构IDC项目经理Sean Lavey表示:“杰尔系统的SerDes解决方案将锁定高端网络、数据通讯交换结构与企业存储市场,实现这些市场中的OEM厂商希望提升现有背板与接口传输带宽的需求。我们相信芯片供货商若能开发出成本最佳化且低功耗的串行技术,并将现有的2.5与3.125 Gbit/sec速度提升至6.25Gbit/s,就具备充裕的能力迎接即将来到的技术革命。”

IDC预测在2005年,将有近50%的企业磁盘驱动器将搭载串行接口,这个比率到2008年将超越90%。此外,IDC预计企业存储系统的半导体组件市场,将从2004年的8.57亿美元增长至2008年的12亿美元;千兆以太网络(GbE)/万兆以太网芯片的市场规模,将从今年的9.7亿美元增长至2008年的25亿美元,届时这种等级的串行链接技术将被广泛运用。

SerDes技术将多个并行传输信道的数据流,转换成串行模式的单一数据流 ,亦即一个位接着一个位传送,以达到更高的传输效率。SerDes亦消除了并行总线中常见的路由阻塞、以及信道间信号偏移等问题,因此简化了系统设计。杰尔系统的可配置物理层SerDes可建置在主机总线配接卡内之特殊应用IC(ASIC)、企业路由器与交换机,并可搭配杰尔系统的TrueStore®读取信道与其它电子组件,用以开发各种存储装置专用的SoC与控制芯片。

领先业界的性能、功率、尺寸、以及产品测试

杰尔系统的SerDes解决方案提供6.25 Gbits/sec数据传输率,符合现今与新一代串行接口标准的需求,包括SATA、SAS、光纤信道、PCI Express、XAUI、SONET背板、串行RapidIO等。这套新的SerDes架构可提供高级数字功能,核心尺寸与功耗降低了50%,并使未来的产品提供超过10 Gbits/sec的数据传输率。

杰尔系统企业与网络部门副总裁Necip Sayiner表示:“凭借新的平台,杰尔系统串行技术不论在功耗,尺寸及数据传输率方面在业界都遥遥领先。杰尔系统的高弹性平台与产品测试功能帮助串行接口产品研发人员大幅缩短产品的上市进程,并具有设计可移植的特性,不论开发人员采用何种串行接口标准都能享有更高的可靠度。”

串行接口平台提供各种先进的产品测试功能,确保数据传输的可靠度并强化芯片设计。杰尔系统强化在全速”at-speed”下产品测试技术的领导优势,并在这套新SerDes平台中加入异步抖动容限测试功能,协助开发人员能以具成本效益的方式进行核心逻辑与时钟资料回复回路测试,并且不需使用额外的设备。杰尔系统的SerDes解决方案能执行适应性等化技术(adaptive equalization),让系统在处理实时数据的同时,仍能持续监控与调整信号品质。这套解决方案亦提供一套90纳米SerDes架构,并且能够执行不归零(NRE)与各种脉波振幅调变(PAM, Pulse Amplitude Modulation)机制。

SerDes架构能针对少量端口与多个端口的ASIC进行最佳化,并支持各种I/O电压规格,从1.8至3.3伏特。杰尔系统的解决方案亦支持传输率达到6.25 Gbit/s的低成本焊接线法(wire-bonding),并支持覆晶与导线架封装(lead frame package)设计。

杰尔系统在串行技术开发方面处于领先地位

这套新平台扩展了杰尔系统在高速串行接口技术的领先优势。杰尔系统已与客户合作设计出了无数的SATA与SAS硬盘机与控制器芯片。杰尔系统亦运用这套串行平台设计90纳米与130纳米以太网络路由器与交换机专用的ASIC,并在搭配SerDes后能达到6.25 Gbit/sec的传输速率。

杰尔系统的SerDes核心技术目前已运用在ASIC macro cell整合方案中。

相关推荐

低成本手机市场将取得爆炸式增长

|杰尔系统|  2007-04-18

杰尔系统连续四年被评为三星 “最佳合作伙伴”奖

|杰尔系统|Agere|  2007-03-07

杰尔系统针对手持消费类电子产品中的磁盘驱动器推出业界最低功耗的 90 纳米读取通道

|杰尔系统|Agere|  2007-02-14

杰尔系统再推低成本手机平台瞄准最广泛的大众市场

|杰尔系统|agere|  2006-12-20

杰尔系统创新技术助力三星推出全球最薄的手机

杰尔系统宣布首次全财年实现GAPP赢利

|杰尔系统|agere|  2006-11-15
在线研讨会
焦点