>
首页 » 技术文章 » 针对总线和 POL 转换器优化的 MOSFET

针对总线和 POL 转换器优化的 MOSFET

作者:飞兆半导体Mike Speed  时间:2006-08-10 13:33  来源:本站原创

随着能够降低系统成本并提高系统效率的中间总线架构 (IBA) 在电信功率系统中的日渐流行,MOSFET 的额定击穿电压也正在不断扩展,以优化RDS(on)和成本性能。本文将讨论在商用DC/DC转换器 和POL 转换器中日益普及的 MOSFET 特性。

固定比率DC/DC砖型转换器
基本的IBA结构如图1所示,这样的电压转换路径极大地方便了系统设计人员的工作。该结构允许使用固定比率的DC/DC砖型转换器来实现高效的解决方案。DC/DC砖型转换器可以是非调节、半调节或全调节式,具体的选择受到输入电压范围和所需的稳压效果的影响。


图1基本的IBA结构图

商用电源生产商可提供4:1 (12 V)、5:1 (9.6 V) 和 6:1 (8 V) 的变压器转换比率,来实现高效率性能。选择的比率应能最大程度地增加所需的POL输出电压,例如,对5 V 和 3.3 V的输出可选择12 V的输入。较低的输出电压可以充分利用较高的转换比率 (较低的次级电压) 来优化POL的占空比,以防止高压侧MOSFET出现极小的占空比,否则可能会造成贯通和时序问题,导致效率降低及热效应。基于与图1同样的理由,图2所示的5 V总线可以用于2 V以下的一组输出。
对于非隔离型POL转换器来说,高效率的POL可使具成本效益的解决方案不再需要基于相对简单的同步降压拓扑的隔离。


图2可以用于2 V以下输出的基本IBA结构图

总线转换器的MOSFET选择
为总线转换器选择MOSFET时,所需的额定VDS将取决于输入电压的摆幅和所选择的拓扑。
电信输入总线具有很宽的电压范围:36 V 到~75 V 或35 V ~ 55 V 或48 V±5% (43 V ~ 53 V)。
拓扑通常都与转换器的输出功率有关。常用的1/4砖型转换器的典型输出功率是250W,对于该功率水平一般选择半桥架构。适合这种拓扑的MOSFET额定电压值及趋势如表1所示。
初级MOSFET
额定击穿电压
过去2年,由于电信和网络系统中的电信输入电压范围缩窄,使初级MOSFET的选择在传统的200 V / 150 V / 100 V基础上又增加了80 V 和 60 V。
额定阈值电压
在初级驱动器中,许多都提供6 V以下的UVLO (欠压锁定) 功能。这使Vth得以提高,并有可能利用栅级氧化来降低寄生损耗。
封装
过去5年间,采用SO8 封装的 MOSFET逐渐获得采纳。从使用1个D2PAK转向使用数个标准SO8 MOSFET,有助于解决电路板的散热问题,并能提供较小的外形尺寸。随着功率密度的增加,漏极暴露在封装底部的高热效SO8的性能也相应提升,但却不会增加封装面积。目前,该方案正在电源行业中广泛使用。

次级MOSFET
总线转换器的特点是在初级和次级中都使用相同的部件,这简化了BOM。过去,这类MOSFET的适用领域仅限于汽车应用。
对于12 V的输出,可使用VDS为40 V、60 V 和 80 V的 低 RDS(on) MOSFET,对应于40 V、 60 V 和 80 V,其RDS(on) 额定值分别为7.5 mW、10 mW及16 mW。RDS(on) 和 Qg的优化特性如表2所示。

非隔离POL MOSFET的选择
基于同步降压拓扑的要求,额定VDS需要在最大额定输入电压之上有一个降额因子。例如,12 Vin+ 10% = 13.2 Vmax + (2V的尖峰) 15.2 V/0.8 (20% 的降额因子) = 19 V,故可以使用VDS额定值为 30 V 的MOSFET。
业内有迹象显示未来将提供25 V的额定VDS。对于5 V和3 V来说,普遍采用带有3条总线的20 V击穿电压MOSFET,并具有2.5V RDS(on) 额定值以避免使用电荷泵或另外的5V电源。但缺点是2.5V RDS(on) 额定MOSFET的栅级氧化层较薄,意味着寄生电容较大,并导致较高的开关损耗。故需仔细处理硅片面积的大小,以平衡应用的传导损耗和开关损耗。

占空比变化
高压侧MOSFET的导通比率可由VOUT/VIN ×100%来计算。如果输入电压12 V,输出电压1.8 V,则高压侧MOSFET的导通比率为1.8/12 × 100% = 15%。
当高压侧MOSFET的导通比率小于30% 时,高压侧和低压侧一般采用不同的MOSFET。若输出电流为5 A及以下,MOSFET供应商可提供不对称的双SO8 MOSFET。这些双MOSFET可提供同一个封装中不同尺寸的MOSFET,让设计人员能够针对其应用进行优化。较小的MOSFET (RDS(on) 较高,Qg较低) 可在高压侧使用;较大的MOSFET (RDS(on) 较低,Qg较高) 可在低压侧使用。此外,另一个选择是特为低压侧器件选用带有飞兆半导体SyncFET器件的双芯片。
这种改良的体二极管可以进一步优化低Qrr 和低Vf,从而提高效率。在前面的例子中,当电流大于5 A时,单个SO8 MOSFET可以根据高压侧及低压侧的情况进行调整,在Qg和RDS(on) 中取得折衷。而且,单个MOSFET可为低压侧提供SyncFET ,如表3所示。

肖特基/MOSFET器件的其它优点
同步降压转换器如图3 所示。在这个例子中,当低压侧立即关断且高压侧开始导通时,存在短暂的体二极管传导时间。低压侧的关断由于体二极管的Trr而延迟。高压侧MOSFET开始导通,而低压侧并没有完全关断,这时就会出现贯通现象。


图3 具有低压侧 SyncFET的同步降压转换器

贯通的次级效应是效率损失,进而是高压侧MOSFET的Tj增大。由于输入电压越高,功率损耗越大,令这个现象更为严重。在使用SyncFET (集成肖特基二极管) 的例子中,Trr大大降低。
出现贯通现象的另一个原因是,当高压侧MOSFET导通时,快速开关转换在低压侧MOSFET的栅漏极之间形成一个DV-DT脉冲。较高的CGS/CGD 比值 (理想为2:1) 有助于消除栅级上的电压脉冲。在高压侧导通时,这个脉冲可能引起低压侧的导通,从而造成从Vin到接地的电流尖峰。这表现为低压侧MOSFET的Pd较高,以及效率降低。

结语
业界继续使用MOSFET来优化电信应用的参数,为总线转换器和POL的DC/DC功率转换提供更高的效率。在该领域应用MOSFET技术时,必须考虑到系统架构、封装和器件集成等因素。■

相关推荐

Vicor 推出隔离式、稳压 DC-DC 模块的全新低功耗 DCM2322 系列

产品与技术 2019-10-14

Vicor 将在开放式数据中心委员会峰会上展示其最新 48V 电源模块创新技术

产品与技术 2019-08-21

Vicor 启动产品国产化,服务本土客户再升级

产品与技术 2019-08-16

Vicor 推出 10kW PowerTablet™ AC-DC 转换器

产品与技术 2018-10-23

Vicor推动功率密度边界,以全新ChiP总线转换器模块打造数字通信能力

转换器  Vicor  BCM  2014-04-16

继2012年表现黯淡之后,中国功率MOSFET市场将恢复生机

消费电子  MOSFET  2013-04-18
在线研讨会
焦点