>
首页 » 业界动态 » 基于RISC处理器PowerPC405EP的网络打印机控制器设计

基于RISC处理器PowerPC405EP的网络打印机控制器设计

作者:  时间:2007-08-23 17:30  来源:

摘要: 本文介绍了一种新型的32位高性能risc处理器powerpc405ep,提出了一种基于powerpc405ep的网络打印机产品控制器硬件设计方案并给出了部分设计细节,然后讨论了基于此网络打印机控制器的嵌入式操作系统vxworks的开发,移植以及bsp引导程序的开发流程。

关键词: risc,powerpc,网络打印机控制器,vxworks bsp, bootroom

引言

网络打印机是一种将网络服务器功能与打印功能合二为一的新型网络设备,其控制器设计要求处理器速度快,功能强大,能够满足网络处理、打印数据交换以及嵌入式操作系统开发等对硬件的各种资源要求。powerpc405ep是ibm公司推出的一种高性能的32位risc嵌入式处理器,片上集成了powerpc405内核以及各种丰富的外围设备接口资源,最高速度可达333mhz。本文针对该处理器的特点,提出了一种网络打印机控制器的系统设计方案,并对此方案中较为关键的软硬件技术进行了讨论。

系统设计方案

该网络打印机控制器以powerpc405ep为核心,系统结构框图如图1所示。
该系统包含powerpc405ep处理器芯片及其上电复位电路、电源电路、系统时钟电路、sdram内存及扩展电路、程序存储及启动调试flash电路、1片连接在iic总线上提供启动配置选择的eeprom、用于ice调试的jtag口以及以太网口、串口等通信接口,与打印机引擎的数据通信协议由1块fpga实现。当系统工作时,控制器从以太网口接收打印数据,经过运算处理后,通过外部设备总线控制器访问fpga,把打印控制信号和数据输出给引擎,实现网络打印功能。

图1 网络打印机控制器系统结构框图

cpu时钟电路

用一33.33mhz的外部晶振连接到cpu的sysclk管脚作为外部输入的低频时钟源, 然后通过初始化配置片内pll将外部输入的低频时钟源倍频,为系统产生一个高频系统时钟。

sdram内存电路

由于405ep的sdram接口是32位数据总线,因此选用2片hy57v281620hct芯片作为板上内存模块。该芯片片内结构组织模式为8m×16位,这2块内存芯片共用一个banksel0片选空间,构成数据总线宽为32位的数据存储区,内存容量32mb。另外可增加一条168针的dimm扩展槽,使内存空间扩大到512mb。

内存模块各芯片以及dimm的时钟由405ep的memclkout0引脚提供(频率等于plb总线时钟,一般为100mhz或133mhz)。为了保证各芯片时钟同步,引入cy2309时钟匹配芯片,该芯片拥有内部时钟锁相环,可以将cpu输出的时钟信号匹配成若干条相位频率完全相同的时钟信号,并且可以避免任一时钟信号反射对其他时钟造成的影响。由于内存模块工作频率较高,布板时应注意各芯片时钟走线严格要求等长,相同性质的信号线应尽量使用相同的拓扑结构,另外需结合控制器内部时序寄存器的配置来对这部分电路进行板级仿真。

程序存储电路

由于405ep的ebc总线具有16位数据线和29位地址线,选择2片mx29lv160btc的flash芯片用以存放bsp、实时操作系统vxworks和用户应用程序。将flash的byte#管脚设置为低电平,使flash工作于x8模式。这样2片flash共用一个cs0片选空间,构成ebc数据总线同步访问的高8位和低8位,容量为4mb。由于405ep采用powerpc内核,即405ep的a31是lsb,a3是msb,数据总线亦然,而flash芯片的a0和d0皆是lsb,连线时要注意管脚次序。另外,由于flash是2字节同步读取操作,连线时应将cpu的地址线左移1位,即不使用最低位a0。

为了便于系统调试,可增加一片512kb的sst39sf040用于bootrom启动,通过跳线与2片flash互选cs0片选,这样系统启动时会自动从cs0的设备上读取启动代码。程序存储模块如图2所示:

图2 flash程序存储电路

以太网接口电路

rtl8201bl网口芯片用来实现powerpc405ep与100m以太网的接口,使用外部25mhz晶振,通过16pt8515网络滤波器连接到以太网上。由于powerpc405ep带有100m以太网mac,所以能够实现和rtl8201bl的无缝连接。rtl8201bl有两种接口:sni和mii。本系统采用mii。接口的选择可以通过设置mii/snib引脚为高电平和正确地设置ane、speed和duplex引脚来实现。mii能够运行在两个频率上,即25mhz和2.5mhz,分别支持100m以太网和10m以太网。当数据传输时,mac将首先判定txen信号并改变8位数据为4位数据,再通过txd[0:3]传到物理层上,在txen信号有效期间,phy将通过传输时钟信号txclk对txd[0:3]上的数据进行同步采样;当接收数据时,phy将判定接收使能信号,来接收rxd[0:3]上的数据。

打印机引擎控制

作为网络打印机控制器的数据输出端,在一块fpga中由硬件逻辑来实现处理器通过ebc总线对引擎的控制如图1所示。此fpga占用一个ebc总线的片选空间cs3并享有外部中断。在打印时,fpga中的逻辑fifo数据不满时将触发外部中断,处理器调用相应的中断服务程序继续向引擎发送打印数据。

系统启动配置

powerpc405ep提供了一个iic串行eeprom控制器用以实现启动配置。当配置引脚uart0-tx被置于高电平时则使能该控制器。选用一片按照固定字节格式保存有启动配置信息的at24c32连接到该控制器作为从设备。当系统上电或者复位时,该控制器能够从at24c32中连续读取32个字节,用以实现pll、各总线时钟频率、pci总线配置、引导信息等相关寄存器的初始化配置。如果引脚uart0-tx被置于低电平,则该控制器失效,这些寄存器初始化配置将使用默认值,其中pll被旁路且被复位,必须在复位后用软件来初始化相关pll寄存器。

嵌入式操作系统vxworks

的开发与移植

本文选用windriver公司推出的嵌入式实时操作系统vxworks及其集成开发工具tornado来开发该控制器。系统开发调试工具采用windriver公司生产的visionice仿真器。仿真器一端连接pc机网口,另一端连接powerpc405ep的jtag接口。开发时首先调试powerpc内核和sdram内存,一旦它们工作正常,就可以通过仿真器下载rtos到内存来辅助硬件调试。然后调试网口,如果网口工作正常,就可以脱离仿真器,利用tornado提供的工具软件,如wdb,通过网口线建立电路板与pc的通信机制,来调试其他模块和开发应用程序。开发完毕后,将正确的启动代码烧制到bootrom中,由bootrom引导程序通过ftp将vxworks内核与应用程序下载烧写到flash中。

vxworks得以广泛流行的一个重要原因在于它的可移植性,通过板级支持包bsp, vxworks操作系统的应用代码可独立于硬件。在系统移植时,只需根据硬件平台修改bsp,而不需要改变操作系统和应用程序。

vxworks bsp 的文件结构与开发流程

在vxworks中,bsp由一组与特定目标系统相关的文件组成。这些文件包括编译文件makefile、rom初始化文件rominit.s、系统初始化文件sysalib.s、配置文件config.h、目标板定义文件bspname.h、网络配置文件confignet.h、系统库文件syslib.c、用户配置文件usrconfig.c、引导配置文件bootconfig.c、引导初始化文件bootinit.c、串口文件sysserial.c、以太网接口文件ibmemacend.c等。bsp启动流程如图3所示。

针对以上文件结构,系统bsp的开发流程分为3个步骤。

图3 vxworks bsp启动流程

建立开发环境

主要是以开发板cpu的bsp文件为模板,在\tornado\target\config目录下创建用户的bsp目录bspname,把\tornado\target\ config\all下的文件和bsp模板文件拷贝到该目录下。

修改模板文件

(1) makefile:该文件通过命令行方式对创建映像文件进行控制,必须定义下列宏:
cpu:ppc405
tool:gnu
tgt_dir:目标板目录的路径,使用默认
target_dir:bsp目录名,自定义
vendor:目标生产商名,ibm
board:目标板名,自定义
rom_text_adrs:启动rom的入口地址,本系统设为0xfff80100
rom_size:rom大小,本系统为512kb
ram_low_adrs:加载vxworks的目标地址,本系统设为0x00010000
ram_high_adrs:将引导rom映像复制到ram中的目标地址,本系统设为0x00c00000

(2) bspname.h:该文件根据405ep设置串行接口,时钟及i/o设备等,必须包含以下内容: 中断向量/优先级别、i/o设备地址、设备寄存器各位的含义、系统和附加时钟参数(最大最小速率)。

(3) config.h:该文件包含定义所有与405ep目标板相关的组件。

设置缺省启动行:用网络启动
ram地址和大小:地址从0开始,大小为32mb
设置ecc:失效
设置是否支持mmu和cache:支持cache
定时器是否使用外部时钟:否
串口时钟定义:使用外部时钟
串口默认通道:使用通道1
包含网口:支持以太网接口
wdb默认通信方式:网口
另外注意rom_text_adrs、rom_size、ram_low_adrs、ram_high_adrs必须与makefile中的定义保持一致。

(4) rominit.s:该文件是一段汇编语言的初始化代码,其中的rominit( )函数是bootrom和基于rom的vxworks映像的入口。需要做的工作有:
将相关寄存器清零和置位;
屏蔽中断:通过设置msr寄存器中的ce位与ee位;
关闭数据、指令cache;
初始化ebc总线寄存器:通过对bank寄存器的设置为ebc总线上的各种设备分配片选信号与地址空间;
初始化内存:对sdram接口各寄存器进行配置,为板载内存与dimm分配片选信号与地址空间;
初始化堆栈指针;
计算romstart( )函数地址,然后跳转到该函数执行c语言代码,并不再返回。

(5) 用户配置文件usrconfig.c中的代码是vxworks映像的主要初始化代码,而引导配置文件bootconfig.c中的代码是bootrom映像的主要初始化代码。bootinit.c是rom初始化的第2阶段,rominit( )完成后跳转到此文件中的romstart( ),该函数完成rom映像所需要的解压缩和重定位工作。以上3个文件一般无须用户直接修改。

(6) 系统库文件syslib.c:该文件包含了与特定目标系统相关的库函数,这些函数为操作系统和应用程序提供板级接口,使得这些程序与硬件系统无关。该文件至少包含下列函数:sysmodel、sysbsprev、syshwinit、syshwinit2和sysmemtop等。其中syshwinit是本文件的核心,大部分硬件初始化工作都在这部分完成。本系统也可选择将包括串口、网口等硬件设备的初始化入口程序添加到该函数中,相关设备的驱动程序可作为子文件引入syslib.c。

创建vxworks镜像

根据具体需要在命令行环境下利用makefile创建各种镜像,也可以在tornado集成环境下在build菜单里选择build boot rom来创建各种类型的bootrom。

结语

本文向读者推出了一种新型的高性能risc处理器,并对以这种处理器为核心构建的网络打印机控制器的硬件设计方案和软件开发流程做了详细的介绍。鉴于不同类型的网络产品设计具有一定的共性,希望本文能对其他基于risc处理器的嵌入式网络产品开发提供一定的参考价值。■

相关推荐

Gartner:二季度全球服务器出货量同比增长8%

Gartner  RISC  2011-08-30

用FPGA 嵌入式处理器实现高性能浮点元算

Xilinx  PowerPC  2011-05-10

基于VxWorks的电力系统故障录波器设计

VxWorks  PowerPC  2011-03-04

基于PowerPC的光纤通道接口卡设计

数控直流电流源的设计与实现

电流源  SPCE061A  PID算法  RISC  2010-08-05

Motorola32位嵌入式微处理器MPC860的开发应用

MPC860  RISC  ADM  Motorola  2010-07-05
在线研讨会
焦点