>
首页 » 技术文章 » 一种基于FPGA的新型误码测试仪的设计与实现

一种基于FPGA的新型误码测试仪的设计与实现

作者:  时间:2008-01-11 02:59  来源:
引言原文位置

  误码仪是评估信道性能的基本测量仪器。本文介绍的误码仪结合FPGA 的特点,采用全新的积分式鉴相结构,提出了一种新的误码测试方法,经多次测试验证,方案可行,设计的系统稳定。本文设计的误码仪由两部分组成:发信机和接收机。

原文位置

  1 发信机

原文位置

  发信机的主要功能是产生具有随机特性的伪随机m 序列,通过FPGA 由VHDL 编程实现。伪随机序列产生原理如下:

原文位置

  

伪随机序列产生原理图
原文位置

原文位置

  图1 伪随机序列产生原理图

原文位置

  其中,ak-i是各移位寄存器的状态,Ci对应各寄存器的反馈系数,为1表示参与反馈,为0不参与反馈。反馈函数为:

原文位置

  

公式
原文位置

原文位置

  当级数n 和反馈系数一旦确定,则反馈移位寄存器的输出序列确定了,m序列的一个重要的性质是:任一m序列的循环移位仍是一个m序列,序列长度为m = 2n-1 。

原文位置

  2 接收机

原文位置

  接收机主要由时钟同步模块、状态同步模块组成,其功能框图如图2 所示。

原文位置

  

误码器接收机功能框图
原文位置

原文位置

  图2 误码器接收机功能框图

原文位置

  2.1 时钟提取模块

原文位置

  本单元所采用的时钟提取方法是采用新的积分鉴相来实现的,通过在一个时钟周期内对码元进行积分,判断超前滞后,从而极大的降低了因干扰信号的出现导致误调的可能性。

原文位置

  时钟提取的原理图如下:

原文位置

  

时钟提取原理图
原文位置

原文位置

  图3 时钟提取原理图

相关推荐

全新ZVS 升降压稳压器的工作温度可低至-55°C,适用于恶劣环境的应用

产品与技术 2020-03-13

提高 48V 配电性能

产品与技术 2020-02-27

使用48V分布式电源架构解决汽车电气化难题

产品与技术 2020-02-17

分比式电源架构助力 Phasor 实现卫星宽带信号稳定性的变革

产品与技术 2020-01-09

Phasor 使用分比式电源架构增强移动卫星的连通性

产品与技术 2019-12-19

u-blox最新的公尺级定位技术提供增强的GNSS效能

行业应用 2019-10-18
在线研讨会
焦点