可编程功耗技术: 每一个可编程逻辑阵列模块 (LAB) 、 DSP 模块和存储器能够独立工作在高速或者低功耗模式下。 Quartus II 软件的 PowerPlay 功能根据性能要求,自动控制每一个模块的工作模式。
可选内核电压: 设计人员可以针对高性能应用选择 1.1V 内核电压,针对低功耗应用选择 0.9V 内核电压。
性能: Stratix III 比前一代器件快 25 %
。
密度: Stratix III FPGA 的密度是前一代 FPGA 的两倍,也是业界密度最大的 FPGA 。
I/O:Stratix III I/O 支持 40 多个 I/O 接口标准,具有业界一流的性能、灵活性和信号完整性。
外部存储器接口: Stratix III FPGA 存储器接口支持可编程 I/O 延迟,具有可编程驱动能力以及摆率和读 / 写调整,每个 I/O 口还提供 31 个嵌入式寄存器,实现极佳 DDR3 性能。
信号完整性: Stratix III FPGA 利用较高的电源 / 地至用户 I/O 比、极佳的信号返回通路、可调摆率控制、交错输出延迟以及校准片内匹配来实现极佳的信号完整性。
DSP: 与性能最好的数字信号处理器相比, Stratix III FPGA 乘法器 / 累加器性能比其 高 300 倍,在性能相同的条件下,占用更小的电路板面积,具有更低的功耗以及更小的系统总成本。
TriMatrix 存储器: Stratix III TriMatrix 含有三种容量的存储器模块, MLAB 模块、 M9K 模块和 M144K 模块,比其他 FPGA 存储器结构支持更大的存储器带宽,在 600MHz 工作的存储器达到 17Mbits 。
设计安全性: Stratix III 是唯一支持 256 位高级加密标准 (AES) 易失和非易失安全密钥的 FPGA ,保护设计不被复制、反向剖析和篡改。这一功能实现了业界一流的 IP 保护,使用方便。
Quartus II PowerPlay 软件: PowerPlay 优化和分析技术对设计自动进行分析和优化,实现最低功耗,同时满足用户的设计约束要求。在降低功耗上,没有其他功耗优化软件比该软件使用更方便,效率更高。
Quartus II 6.1 软件高级设计特性: Quartus II 软件 6.1 具有 TimeQuest 时序分析器、自上而下和自下而上的渐进式编译技术,并且支持多处理器,能够实现最佳效能,迅速完成高密度 FPGA 设计。请参考 www.altera/com/QII6.1release , 了解更详细的信息 。 |