>
首页
业界动态
市场趋势
新品速递
技术文章
解决方案
首页
>vhdl
基于梯形图-VHDL的CPLD开发方法研究
摘 要:本文对直接采用CPLD器件设计顺序控制逻辑电路时设计效率不高的问题进行了分析,提出了将梯形图工具与VHDL程序相结合的设计方法以提高设计效率...
|CPLD|梯形图|VHDL|
2006-06-19
基于FPGA的高精度相位测量仪的设计
摘 要:本文介绍了基于FPGA的自带移相信号源的相位测量仪的设计。在系统设计中研究了DDS信号源的FPGA实现方法。经过验证...
|DDS|FPGA|VHDL|相位测量|
2005-12-10
实时系统的DDSPN建模与VHDL描述和仿真
摘 要:离散时间确定与随机Petri网(DDSPN)是一种优良的实时系统建模与分析工具。本文研究了基于VHDL的DDSPN描...
|DDSPN|VHDL|实时系统|
2005-08-13
I2C总线控制器的VHDL设计及实现
摘 要:本文用VHDL设计了一个简洁而实用的I2C总线控制器,介绍了详细的设计思路和在FPGA中的实现,并给出了在嵌入式系统...
I2C总线;VHDL;FPGA
2005-05-05
基于FPGA的可编程定时器/计数器8253的设计与实现
摘 要:本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述...
FPGA;IP;VHDL
2005-04-26
基于FPGA的非对称同步FIFO设计
摘 要:本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称...
非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM
2005-03-03
基于FPGA的高速数字锁相环的设计与实现
摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相...
数字锁相环(DPLL);捕获时间;FPGA;VHDL
2005-03-03
用CPLD实现Gollmann密钥流发生器
摘 要:本文根据Gollmann密钥流发生器的原理和伪随机序列产生的程序,利用VHDL语言和CPLD,设计出Gollmann...
Gollmann ;VHDL ;CPLD;伪随机序列
2005-03-03
基于FPGA的同步测周期高精度数字频率计的设计
摘 要:本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计。文中给出了计数器的VHDL编码,并...
频率计;VHDL;FPGA;周期测量
2005-02-01
使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序
摘 要: 本文总结了使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序应用,以及在VHDL中使用不同...
LeonardoSpectrum;FPGA;VHDL
2004-11-03
|‹
«
1
2
3
4
在线研讨会
焦点