>
首页
业界动态
市场趋势
新品速递
技术文章
解决方案
首页
>流水线
高速环境下的状态机设计和优化方法
通过减少寄存器间的逻辑延时来提高工作频率,或通过流水线设计来优化数据处理时的数据通路来满足高速环境下FPGA或CPLD中的状态机设计要求。本文给出了采用这些...
状态机
FPGA
流水线
寄存器
2009-04-22
32位DSP设计中的流水线数据相关问题及解决办法
引言 在航空微电子中心的某预研项目中,需要开发设计某32位浮点通用数字信号处理器(DSP)。本系统控制通路部分的设计采用超级哈佛及五级流水线结构。本文分...
32位
DSP
流水线
2009-02-17
TMS320C55x的指令流水线及其效率的提高
摘要:讨论基于TCP/IP协议栈,利用8位单片机构建嵌入式WebServer的具体技术及相关实现方案;给出系统硬件原理框图和有关软件实现的代码框架结...
DSP
流水线
2009-02-14
AD1672 单片12位模数转换器的原理及其应用
摘 要: ad1672是美国adi公司最近推出的一种新器件,它采用4级流水线闪烁式模数转换结构,单电源工作,12位分辨率,3msps采样速率,非常适用于通信、图...
闪烁式模数转换器
流水线
不失码
2008-01-11
32位嵌入式CPU中系统控制协处理器的设计
摘 要:系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断...
系统控制协处理器
精确异常处理
流水线
2007-08-22
32位嵌入式CPU中系统控制协处理器的设计与实现
摘 要:系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断...
|系统控制协处理器;精确异常处理;流水线;全定制|
2006-11-06
32位嵌入式CPU中系统控制协处理器的设计与实现
摘 要:系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断...
|系统控制协处理器;精确异常处理;流水线;全定制|
2006-11-06
DDS逻辑优化设计及Verilog实现
摘 要:本文主要介绍了在DDS系统中,为了提高芯片运算速度,加大输出带宽,减小芯片规模从而提高可靠性和频谱纯度而采用的优化方...
流水线;输入寄存器结构;加法器最低位修正;压缩存储查找表
2005-04-27
1
在线研讨会
焦点