>
首页 » 市场趋势 » 莱迪斯MachXO器件超越传统的CPLD和FPGA

莱迪斯MachXO器件超越传统的CPLD和FPGA

作者:佚名  时间:2005-08-14 14:18  来源:本站原创

被莱迪斯称为跨越式可编程逻辑器件的MachXO系列器件是具有FPGA集成性能的非易失CPLD,支持传统上由高密度的CPLD和低容量的FPGA所实现的应用。新器件采用130nm的非易失性嵌入式Flash工艺,以及用于逻辑实现的4输入查找表的方法,能让系统设计者在单位逻辑功能上降低50%的成本。MachXO器件适用于总线桥接、接口、控制逻辑、时钟管理、电源及复位控制、存储器控制等多种功能的实现,在汽车控制、消费类电子、通信等市场将有广阔的应用前景。

MachXO器件能够在单芯片中瞬时工作,高达3.5ns的管脚至管脚延时使得该器件能够满足系统设计的高速要求。MachXO分为低电压(E)型和高电压(C)型两种:E型器件采用了1.2V逻辑核技术,适用于超低功耗的应用;C型器件中内嵌的片上电压调整器使得器件可以支持1.8V2.5V3.3V的外部电压,从而支持传统的系统电源要求。

MachXO系列有四个密度等级,包括25664012002280查找表的器件,用户I/O数目从78271个。与传统的CPLD相比,所有器件中都增加了分布式存储器、低待机功耗的睡眠模式以及透明地更新逻辑配置的功能。此外,在较大的MachXO1200MachXO2280中,还增加了对嵌入式RAMEBR)和锁相环时钟电路以及PCILVDS I/O的支持。

在正常情况下,器件的静态电流小于10mA;当睡眠模式启用后,静态电流小于100A,待机功耗减少了100倍,适于要求低功耗的应用。

新器件也支持莱迪斯特有的TransFR技术。它能够在器件使用SRAM配置存储器继续正常工作的情况下,对Flash配置存储器进行透明的编程,并利用内嵌的ispVM软件迅速指定I/O状态。新的配置可以在1ms内方便地从Flash下载到SRAM块中,在更新期间I/O始终保持已知状态。TransFR技术使得器件能在不严重中断系统运行的情况下实现更新,确保了现场逻辑更新的灵活性,并保持了99.999%或更佳的系统有效性。(期彤)

相关推荐

Lattice MachXO 非挥发PLD开发方案

MachXO  非挥发  PLD  2009-11-11

Lattice MachXO 非挥发PLD开发方案

MachXO  非挥发  PLD  2009-10-19

Lattice MachXO 非挥发PLD开发方案

MachXO  非挥发PLD  CPLD  FPGA  2009-03-24

Lattice MachXO 非挥发PLD开发方案

MachXO  非挥发PLD  CPLD  FPGA   2009-03-19

莱迪斯MachXO器件超越传统的CPLD和FPGA

|MachXO|  2005-08-14
在线研讨会
焦点