>
首页 » 业界动态 » System Generator for DSP

System Generator for DSP

作者:  时间:2007-04-18 17:45  来源:

System Generator for DSP 是业内领先的高级工具,用于借助 FPGA 来设计高性能 DSP 系统。 工具的提取功能使您能利用业内最高级的 FPGA 开发高度并行的系统,Simulink 与MATLAB(MathWorks 公司)提供了系统建模与自动代码生成。 System Generator 是 Xilinx XtremeDSP 解决方案的关键组成,集成了先进的 FPGA、设计工具、IP 核、合作伙伴及设计与教育培训服务等。

器件系列技术支持

Spartan-3A DSP
Spartan-3AN
Spartan-3A
Spartan-3
Spartan-IIE
Spartan-II
Virtex-5
Virtex-4
Virtex-II Pro
Virtex-II
Virtex-E

系统要求

Windows XP 专业版

关键特性

DSP 建模。利用包含信号处理(如 FIR 滤波器、FFT)、纠错(如 Viterbi 解码器、Reed-Solomon 编码器/解码器)、算法、存储器(如 FIFO、RAM、ROM)及数字逻辑功能的 Xilinx 模块集,在 Simulink 内构建和调试高性能 DSP 系统。 Xilinx 模块集提供的模块可以使您导入 MATLAB 功能(如创建控制电路)及 HDL 模块(System Generator 提供到 Mentor Graphics 公司推出的 ModelSim 的 HDL 协仿真接口和 Xilinx ISE 仿真器)。

Simulink 的VHDL 或Verilog 的自动代码生成。从 Xilinx 模块集实现行为(RTL)生成与对象明确的 Xilinx IP 核。 同样,具有生成用 MATLAB 数写的 RTL 功能的有限(但有用)能力。 “黑盒子”HDL 模块作为大型设计的一部分提供。

硬件协仿真。创建“FPGA 在环路(FPGA-in-the-loop)”仿真对象是代码生成选项,允许您验证工作硬件并加速 Simulink 与 MATLAB 中的仿真。 System Generator 支持以太网(10/100/千兆位)、PCI、Cardbus 及硬件平台与 Simulink 之间的 JTAG 通信。

嵌入式系统的硬件/软件协设计。为 Xilinx MicroBlaze 32 位 RISC 处理器构建和调试 DSP 协处理器。 System Generator 提供了 HW/SW 接口的共享存储器提取功能,自动生成 DSP 协处理器、总线接口逻辑、软件驱动器及协处理器使用方面的软件技术文档。

相关推荐

CEVA凭借90%的市场份额继续领导DSP IP市场

CEVA  DSP  2012-05-30

欧胜推出带有语音处理器DSP的下一代音频中枢

欧胜  DSP  2012-05-07

Tensilica HiFi音频/语音DSP迎来又一里程碑

Tensilica  DSP  2012-04-25

Tensilica授权瑞萨电子ConnX BBE16 DSP IP核

Tensilica  DSP  2012-04-18

Tensilica HiFi音频DSP支持杜比数字+功能

Tensilica  DSP  2012-02-28

CEVA和Idea! 电子系统合作

CEVA  DSP  ISDB-T  2011-12-19
在线研讨会
焦点