赛普拉斯半导体公司日前宣布,为其革命性的PSoC® 5可编程片上系统架构推出新型开发平台。公司同时推出了两款新型开发工具和PSoC Creator集成开发环境(IDE)的新版本,并宣布CY
PSoC 5 FirstTouch™ Starter Kit (CY8CKIT-014)工具包可以帮助设计者熟悉PSoC 5 架构。它包含软件和样例,充分利用了板上的加速度传感器、热敏电阻、接近感应和CapSense传感器。该工具包可通过28个通用I/O管脚、一个12脚无线模块插头和一个串行线调试(SWD)工具进行轻松的开发。它还包括PSoC Creator™ IDE,它是一款可以将电路图和文字输入与预先配置、测试好的元件相结合起来的强大设计环境,能够轻松实现“拖拽式”设计。该工具目前已开始供货,售价49美元。
CY8CKIT-010 PSoC CY
赛普拉斯PSoC平台营销总监Matt Branda说:“有了PSoC1和PSoC3的基础,我们对PSoC 5 的成功很有信心,工程师们将会发现,独特的可编程模拟和数字资源与已被市场认可的Cortex-M3相结合,是一个强大的嵌入式设计平台。ARM生态系统中的各类客户群体现在都将受益于革命性的PSoC平台。”
ARM公司处理器业务部营销副总裁Eric Schorn说:“PSoC的灵活性和集成度与高性能低功耗的Cortex-M3完美结合,使得嵌入式设计者们有了一个真正强大的产品。把Cortex-M3集成到创新性的PSoC 5 平台,是该处理器越来越广的应用和适用于各类应用的灵活性的极佳体现。”
供货情况
PSoC 5 FirstTouch™ Starter Kit和CY8CKIT-010 PSoC CY
关于PSoC 5 架构
PSoC 5 架构将业界领先的ARM Cortex-M3处理器(最大工作频率为80MHz,性能可达最高100DMIPS)与灵活的模拟和数字子系统结合在一起。模拟子系统包括高精度、可编程模拟资源,如ADC、DAC、TIA、混合器、PGA、运放以及其他更多可根据设计者特别要求进行配置的模拟资源。数字子系统包括基于增强型可编程逻辑的数字资源,可以配置为8-, 16-, 24- 和 32-bit时钟、计数器和PWM,以及更多高级数字外设,如循环冗余校验(CRC)、伪随机顺序(PRS)发生器,以及正交调幅解码器。设计者们可以通过PSoC 5 中基于PLD的全功能通用逻辑来定制这一数字系统。新的架构还包括多种通讯接口,例如全速USB、I
新的PSoC 5 架构可以满足极低功耗要求,其电压范围可从5.5V到0.5V,属业界最宽,而休眠电流可低至300nA。它可进行可编程引线,允许无论数字还是模拟的任何信号引到任何一个通用I/O上,从而简化了电路板布局。这一功能还可以将LCD行显示和CapSense信号引到任何一个GPIO管脚上。
PSoC 5 架构有革命性的PSoC Creator™集成开发环境提供支持,该集成环境引入了一种独特的基于电路图的设计方式,同时还具有完全经过测试的、预先打包好的模拟和数字外设,因为可以通过用户直观的向导和API方便地进行客户化定制,以满足特定的设计要求。PSoC Creator使工程师们能够按照自己的思维方式进行设计,大大缩短了产品上市时间,并可以在管脚和API兼容的情况下实现8-bit PSoC 3 到32-bit PSoC 5 之间的无缝转换。欲了解更多信息,包括数据手册、应用笔记、在线培训、开发工具包、免费下载PSoC Creator、器件样片等,请浏览如下网址:http://www.cypress.com/go/psoc5。
供货情况
CY
关于赛普拉斯
赛普拉斯提供高性能混合信号可编程解决方案,为客户提供更快的上市时间和出色的系统价值。赛普拉斯的产品包括旗舰产品PSoC®可编程片上系统及其衍生产品,例如用于高压和LED照明应用的PowerPSoC®解决方案,CapSense®触摸感应和用于触摸屏的TrueTouch™解决方案。赛普拉斯是USB控制器的全球市场领导者,其产品还包括能增强多媒体手机的连接性和性能的高性能West Bridge®解决方案。赛普拉斯还是高性能存储器和可编程时序器件的领导者。赛普拉斯服务于众多市场,包括消费电子、移动手机、计算、数据通讯、汽车、工业和军事。赛普拉斯的股票在纳斯达克证券交易所交易,代号为CY。请访问赛普拉斯网站:www.cypress.com。