莱迪思半导体公司今日宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi)。LatticeXP2 HiSPi桥参考设计实现了任意带有传统CMOS并行总线的图像信号处理器(ISP)与Aptina HiSPi CMOS传感器的连接。HiSPi桥解决方案是使用更高分辨率和更高的帧速率的CMOS传感器的理想选择,如安防摄像、汽车应用、高端消费摄像和其他摄像应用等。
Aptina公司高级行业/业务拓展部经理,Cliff Cheng说道,“这是继广受欢迎的采用Aptina MT
免费的HiSPi桥参考设计支持所有Aptina HiSPi模式的规范,并可从www.latticesemi.com/sensorbridge查阅。用户可以下载任何通用的HiSPi接口设计,或使用HiSPi配置工具来生成其所需的特定HiSPi桥。LatticeXP2 FPGA支持1至4条高达700Mpbs 的HiSPi数据通道。支持的HiSPi格式包括Packetized-SP、Streaming-SP、Streaming-S或ActiveStart-SP8。HiSPi桥也设计成用于提供线性或HDR模式下的传感器支持。并行总线接口到ISP是10到16位可配置的并且电压幅度可设为1.8至3.3v。
莱迪思业务发展总监,Ted Marena 说道,“我们相信客户会觉得这是一个极具吸引力的设计解决方案,因为LatticeXP2 FPGA是一款非易失性、单芯片、低功耗器件,采用小型8×