首页 » 业界动态 » MathWorks HDL工具新添Xilinx FPGA硬件验证功能

MathWorks HDL工具新添Xilinx FPGA硬件验证功能

作者:  时间:2011-06-10 19:48  来源:电子产品世界

        MathWorks 日前宣布适用于 Xilinx FPGA 开发板且新添了 FPGA 在环 (FIL) 功能的EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用 Simulink 作为系统级测试台架的同时,以硬件速度验证其设计。

        EDA Simulator Link 支持 HDL 验证选项全集使用在 MATLAB Simulink 中创建的算法,而 FIL 的引入则进一步补充了这一全集。基于 FPGA 的验证不仅提供了比 HDL 仿真器高得多的运行时性能,而且增强了算法的实际应用效果。

        主要的产品功能包括以下能力:

        使用适用于 Spartan Virtex 类设备的 FPGA 开发板(包括 Virtex-6 ML605 开发板),验证 MATLAB 代码和 Simulink 模型的 HDL 实现。

        使用 Mentor Graphics ModelSimMentor Graphics Questa Cadence Design Systems Incisive Enterprise Simulator 的协同仿真,验证 MATLAB 代码和 Simulink 模型的 HDL 实现。

        生成适用于 SystemC 虚拟原型环境的 TLM 2.0 组件。

相关推荐

武汉争夺半导体产业第三极 引发蝴蝶效应

半导体  EDA  2013-05-28

武汉争夺半导体产业第三极

新思科技  EDA  2013-05-24

TP-LINK低调发布首款智能手机

TP-LINK  智能手机  2012-05-10

MathWorks推出新款代码生成工具Simulink

MathWorks  Simulink  2012-04-27

新思科技收购微捷码一事达成最终协议

新思科技  芯片设计  EDA  2011-12-02

MATLAB助力北京师范大学数学教学

MathWorks  MATLAB  2011-10-27
在线研讨会
焦点