>
首页
业界动态
市场趋势
新品速递
技术文章
解决方案
首页
>并-串转换
采用EEPROM对大容量FPGA芯片数据实现串行加载
摘 要: 通过对比多种FPGA数据加载方式,从可靠性、经济性及PCB设计等几个方面说明了串行加载的优越性,分析了目前串行加载所面临的问题。为解决串行加载新面临的...
FPGA
CPLD
EEPROM
并-串转换
2007-04-02
一种基于LVDS的高速串行数据传输系统设计
摘 要:本文设计了一种基于LVDS高速串行技术的传输方案。该方案既满足了长距离和高数据传输速率的要求,又降低了互连总线的复杂度和系统成本。完成了基于...
|LVDS;串行传输;并/串转换;高速数字设计|
2007-02-12
基于ADSP-TS101S的多芯片数字信号处理系统的实现方案
电子设计应用2004年第9期摘 要:本文是基于ADSP-TS101S的多芯片数字信号处理系统的实现方案。该系统应用于某雷达的...
ADSP-TS101S;运算量;复位;并-串转换
2004-10-18
1
在线研讨会
焦点