>
首页
业界动态
市场趋势
新品速递
技术文章
解决方案
首页
>数字锁相环
基于FPGA的锁相环位同步提取电路设计
摘 要:本文介绍了一种锁相环位同步提取电路的组成和工作原理,并用fpga实现了该电路,给出了实测的波形。 概述 同步是通信系统中一个重要的...
位同步
数字锁相环
fpga
2007-09-01
中科SoC的USB1.1OHCI主机控制器IP设计
摘要:系统阐述了USB1.1 OHCI 主机控制器IP 的功能、结构、各功能模块的电路设计和实现方法,介绍了主机串行接口引擎模块及其时钟和数据恢复电路以及并行C...
USB主机控制器
开放主机总线接口
数字锁相环
CRC
2007-01-28
一种基于FPGA 的新型误码测试仪的设计与实现
摘 要:本文设计实现了一种用于测量基带传输信道的误码仪,阐述了主要模块的工作原理,提出了一种新的积分鉴相同步时钟提取的实现方法,此方法能够提高同步时钟的准确度,...
误码测试仪;F P G A ;鉴相器;数字锁相环
2006-11-24
汽车智能MP3无线发射器的设计
引言汽车MP3无线发射器可以将MP3播放器内存储的音乐通过FM广播方式发送,再通过FM调频收音机接收,通过汽车音响播放。本文采用单片机AT89C52及数字锁相环...
|MP3无线发射器|数字锁相环|自动增益控制|跟踪显示|
2006-08-10
基于FPGA的锁相环位同步提取电路设计
摘 要:本文介绍了一种锁相环位同步提取电路的组成和工作原理,并用FPGA实现了该电路,给出了实测的波形。关键词:位同步;数字锁相环;FPG...
|位同步|数字锁相环|FPGA|
2006-05-12
基于FPGA的高速数字锁相环的设计与实现
摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相...
数字锁相环(DPLL);捕获时间;FPGA;VHDL
2005-03-03
嵌入式同步时钟系统的设计与实现
摘 要:本文介绍了一种基于嵌入式微控制器MSP430构建的嵌入式同步时钟系统的设计与实现方案,在实现了网络时钟同步的基础上又...
同步时钟;MSP430单片机;数字锁相环;CPLD
2004-11-22
嵌入式同步时钟系统的设计与实现
摘 要:本文介绍了一种基于嵌入式微控制器MSP430构建的嵌入式同步时钟系统的设计与实现方案,在实现了网络时钟同步的基础上又...
同步时钟;MSP430单片机;数字锁相环;CPLD
2004-11-22
1
在线研讨会
焦点