>
首页 » 业界动态 » 赛灵思SPARTAN-3A系列FPGA又添低功耗器件

赛灵思SPARTAN-3A系列FPGA又添低功耗器件

作者:  时间:2007-08-15 08:48  来源:Edires
赛灵思公司(Xilinx)日前宣布其XtremeDSP信号处理解决方案产品系列新增功耗优化的Spartan-3ADSP器件。这个目前业已投入量产的FPGA新器件,为低成本且低功耗FPGA领域的应用如军事通信战术无线电系统、无线接入点和便携式医疗设备等,提供了高性能的数字信号处理(DSP)能力。

与标准器件产品相比,Spartan-3ADSP低功耗(LP)器件的静态功耗降低了50%,而在待机模式下静态功耗的降低更是高达70%。同时,Spartan-3ADSP低功耗器件还具有工业额定等级。降低的功耗与Spartan-DSP系列固有的因集成专用DSP电路而拥有的动态功耗优势互为补充、相得益彰。事实上,与竞争FPGA产品相比,Spartan-3ADSP3400ALP具有25%的功耗效率优势,最低成本的器件在250Mhz时钟速度下性能高达每毫瓦4.06GMACs。

高性能、低功耗的Spartan-DSP

DSP功效(powerefficiency)是指完成信号处理计算时所消耗的功率。DSP功效指标适用于系统、功能、构建模块和通用操作。执行通用乘法累加操作时,Spartan-3ADSPLP器件在250Mhz时钟速度下功效达每毫瓦4.06GMACs。

Spartan-3ADSPFPGA平台不需消费额外逻辑资源就能完成信号处理功能,因此设计人员可以在获得更高的功效的情况下达到性能和成本目标。用来构成专用DSP电路的XtremeDSPDSP48A逻辑片包括专用18×18乘法器和18位预加法器(pre-adder)和48位后加法器/累加器(post-adder/accumulator),能够以低成本提供良好的DSP性能。

新器件能够实现高功率效率的另一个原因是Spartan-3ADSPFPGA平台采用了高级静态功率管理(待机模式)功能,可以在保持FPGA配置数据和应用状态的情况下大幅降低FPGA功耗。这意味着在应用中器件可以根据需要快速进入和退出待机模式(suspendmode)。

Spartan-3ADSPLP可用于超级便携式超声设备等应用。在超级便携式超声设备中数字波束赋形(digitalbeamforming)是关键的DSP应用,而根据系统需要通道数量从16至128不等。Spartan-3ADSPFPGA平台的待机模式还可帮助延长此类应用中电池的寿命。能够从这一业内功率最低的高性能FPGA平台中受益的其它应用还包括军用通信(MILCOM)便携和移动战术无线设备以及便携式夜视设备。

价格和供货情况

XC3SD1800A-4LI(低功耗、工业温度级)和XC3SD3400A-4LI器件的价格分别为US$34.80和US$50.00(批量为25K时,到2008年底时的价格)。

相关推荐

没有退路的FPGA与晶圆代工业者

FPGA  晶圆代工  2014-01-03

采用FPGA的可编程电阻的设计结构分析

FPGA  电阻  2013-09-24

从FPGA的制程竞赛看英特尔与Fabless的后续变化

FPGA  Fabless  2013-07-16

物联网融合自动化推动高效生产模式变革

物联网  FPGA  SoC  2013-07-09

14纳米FPGA展现突破性优势

14纳米  FPGA  2013-06-20

高清视频监控FPGA应用迎来小高峰

视频监控  FPGA  2013-06-20
在线研讨会
焦点