>
首页 » 市场趋势 » TI与赛灵思公司联合推出基于 FPGA 的解串器参考设计

TI与赛灵思公司联合推出基于 FPGA 的解串器参考设计

作者:电子设计应用  时间:2004-11-03 13:35  来源:本站原创

日前,德州仪器 (TI) 与可编程逻辑解决方案的全球领先供应商赛灵思公司 (Xilinx) 联合宣布推出基于 FPGA 的解串器参考设计,该设计由 TI 与 Xilinx 联合开发而成。这款全新的参考设计能够对 TI ADS527x 模数转换器 (ADC) 系列的码流进行解串,其附带的应用手册可为设计人员介绍一种快速而简便的解决方案,即将高速串行 LVDS 接收机集成到 XilinxÒ Virtex-IIÔ 系列、Virtex-II ProÔ 及 Spartan-3Ô FPGA 等。

如今,系统设计人员能够高效利用 FPGA 的串行/并行处理能力以及软件可编程性,加速专用的高性能处理功能的操作进程。对于超声波、仪表以及无线通信等多通道应用而言,拥有更高总体系统性能的能力尤为重要。通过访问 www.ti.com/ADS527x,设计人员可获得有关如何以最佳的方式使 Xilinx FPGA 与 TI 高速数据转换器相连接的详细信息。此外,还可访问 Xilinx 网站直接下载 LVDS 参考设计文件,网址是:http://www.xilinx.com/bvdocs/appnotes/xapp774.pdf

高性能 LVDS 接口
该解串器参考设计可同时接受多达 8 个通道,并且能提供自动的通道校正与时钟调整功能。每个 ADC 输出均可通过单独的 LVDS 双串行进行串行化与传输。另外,该解串器参考设计还可提供独立的帧时钟与串行数据时钟,进行轻松解串。Xilinx 参考设计能够提供必需的时序,以接受这些极其快速的输入信号,并将其转换成通用的并行输出总线。


串行 LVDS 接口格式为系统制造商提供了几种显而易见的优势。同时,ADC 与 FPGA 上较少的引脚数意味着所需的路由线路更少,电路板成本更低。LVDS 接口本身是一种差动电流模式接口,不仅能够提供抗外部噪声能力,而且还能在印刷电路板中实现极低的串扰噪声。这些优势最终可以实现更低的成本以及更高的系统可靠性。

相关推荐

能源采集元件市场可期 半导体厂商积极布局

德州仪器:模拟业务的命脉是工业领域

德州仪器  模拟  2013-08-21

德州仪器:100亿投向成都高新区

德州仪器  晶圆  2013-06-14

IHS:半导体业进入3年成长期

德州仪器  半导体  2013-04-28

德州仪器第一季净利润3.6亿美元同比增37%

德州仪器  半导体  2013-04-23

德州仪器否认退出手机芯片市场:只是拓宽领域

德州仪器  手机芯片  2012-10-21
在线研讨会
焦点