首页 » 业界动态 » Cadence宣布支持TSMC AMS设计参考流程1.0版

Cadence宣布支持TSMC AMS设计参考流程1.0版

作者:  时间:2010-07-02 14:28  来源:

全球电子设计创新领导厂商Cadence设计系统公司(NASDAQ: CDNS)今天宣布,支持台湾积体电路制造股份有限公司 (以下简称TSMC) 模拟/混合信号(以下简称AMS)设计参考流程1.0版,以实现先进的28纳米工艺技术。CadenceTSMC在这项全新设计参考流程上的合作,将可协助促进高级混合信号设计的上市时间,帮助降低在设计基础架构的多余投资,并提高投资回报率。

 

Cadence之间的合作伙伴关系,是客户实现高级模拟/混合信号设计成功不可或缺的一环,”TSMC设计方法与服务行销副处长Tom Quan说。针对28纳米工艺的TSMC 模拟/混合设计参考设计流程,藉由运用最新工艺技术的优势,推出目前业界最完整的设计、检验与生产芯片的方法学。我们非常乐于与Cadence公司以及整个TSMC开放创新平台 (Open Innovation Platform™) 生态系统继续合作,以确保我们的技术能够跟上新兴设计挑战的脚步,让我们的客户在设计基础架构方面的投资发挥最大价值。

 

这个设计参考流程强化为设计团队提供强大的辅助,帮助他们完成高效、低成本芯片实现的任务,可称为Cadence EDA360战略的主要支柱。

 

Cadence公司混合信号技术为TSMC崭新的28纳米设计参考流程提供非常全面的产品支持,一步步协助设计迈向芯片实现。Cadence公司与TSMC的合作解决当今在无线、网络、消费电子与其它应用方面, 芯片设计中模拟与混合信号功能方面越来越高的复杂性与集成度。

 

随著无线、网络、消费电子与CPU设计复杂度的日益增加,模拟与混合信号IP可以占到芯片设计的50%以上,产品管理部门主管Sandeep Mehndiratta说。“Cadence支持的TSMC模拟/混合信号设计参考流程1.0版,专为TSMC芯片技术而优化化,为客户提供全面的设计、验证与设计实现解决方案,帮助他们在28纳米工艺节点上实现高级混合信号设计的最高质量。

 

TSMC设计参考流程融合来自Virtuoso平台的各种Cadence技术阵容,涵盖在28纳米工艺的AMS IP设计、验证与设计实现。在先进28纳米设计经验证的技术基础上,Cadence TSMC合作,原理图设计、AMS验证、射频与瞬态噪声分析、良品率灵敏度分析、约束导向型布局、模拟布置与布线、物理验证、DFM感知的寄生提取、IR压降与电迁移分析。

关于Cadence

Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计、验证和实现尖端半导体器件、消费电子产品、网络和通讯设备以及计算机系统。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com/cn

相关推荐

智原科技采用Cadence数字实现与验证解决方案

智原科技  Cadence  2013-11-19

中芯国际发2亿美元可转债 或掀新一轮产能大战

中芯国际  28纳米  2013-10-29

Xilinx授予台积电(TSMC)最佳供应商奖

Xilinx  TSMC  2013-08-29

台积28纳米 Q4可能暖停机

台积电  28纳米  2013-08-20

28nm芯片已占TSMC晶元营收三分之一

TSMC  28nm  2013-08-12

Cadence协助创意、联电克服先进制程设计挑战

Cadence  制程设计  2013-07-23
在线研讨会
焦点