首页 » 技术文章 » BGA芯片的布局和布线

BGA芯片的布局和布线

作者:  时间:2010-10-25 10:45  来源:EDN

  BGAPCB上常用的组件,通常CPUNORTHBRIDGESOUTHBRIDGEAGPCHIPCARDBUSCHIP…等,大多是以bga的型式包装,简言之,80﹪的高频信号及特殊信号将会由这类型的package内拉出。因此,如何处理BGApackage的走线,对重要信号会有很大的影响。

  通常环绕在BGA附近的小零件,依重要性为优先级可分为几类:

  1.bypass

  2.clock终端RC电路。

  3.damping(以串接电阻、排组型式出现;例如memoryBUS信号)

  4.EMIRC电路(以dampinCpullheight型式出现;例如USB信号)。

  5.其它特殊电路(依不同的CHIP所加的特殊电路;例如CPU的感温电路)。

  6.40mil以下小电源电路组(以CLR等型式出现;此种电路常出现在AGPCHIPorAGP功能之CHIP附近,透过RL分隔出不同的电源组)。

  7.pulllowRC

  8.一般小电路组(以RCQU等型式出现;无走线要求)。

  9.pullheightRRP

  1-6项的电路通常是placement的重点,会排的尽量靠近BGA,是需要特别处理的。第7项电路的重要性次之,但也会排的比较靠近BGA89项为一般性的电路,是属于接上既可的信号。

  相对于上述BGA附近的小零件重要性的优先级来说,在ROUTING上的需求如下:

  1.bypass=>CHIP同一面时,直接由CHIPpin接至bypass,再由bypass拉出打viaplane;与CHIP不同面时,可与BGAVCCGNDpin共享同一个via,线长请勿超越100mil

  2.clock终端RC电路=>有线宽、线距、线长或包GND等需求;走线尽量短,平顺,尽量不跨越VCC分隔线。

  3.damping=>有线宽、线距、线长及分组走线等需求;走线尽量短,平顺,一组一组走线,不可参杂其它信号。

  4.EMIRC电路=>有线宽、线距、并行走线、包GND等需求;依客户要求完成。

  5.其它特殊电路=>有线宽、包GND或走线净空等需求;依客户要求完成。

  6.40mil以下小电源电路组=>有线宽等需求;尽量以表面层完成,将内层空间完整保留给信号线使用,并尽量避免电源信号在BGA区上下穿层,造成不必要的干扰。

  7.pulllowRC=>无特殊要求;走线平顺。

  8.一般小电路组=>无特殊要求;走线平顺。

  9.pullheightRRP=>无特殊要求;走线平顺。

  为了更清楚的说明BGA零件走线的处理,将以一系列图标说明如下:

  A.BGA由中心以十字划分,VIA分别朝左上、左下、右上、右下方向打;十字可因走线需要做不对称调整。

  B.clock信号有线宽、线距要求,当其RC电路与CHIP同一面时请尽量以上图方式处理。

  C.USB信号在RC两端请完全并行走线。

  D.bypass尽量由CHIPpin接至bypass再进入plane。无法接到的bypass请就近下plane

  E.BGA组件的信号,外三圈往外拉,并保持原设定线宽、线距;VIA可在零件实体及3MMplacement禁置区间调整走线顺序,如果走线没有层面要求,则可以延长而不做限制。内圈往内拉或VIA打在PINPIN正中间。另外,BGA的四个角落请尽量以表面层拉出,以减少角落的VIA数。

  F.BGA组件的信号,尽量以辐射型态向外拉出;避免在内部回转。

  F_2BGA背面bypass的放置及走线处理。

相关推荐

芯片级拆解:全面剖析新型LED灯泡设计的艺术

LED  芯片  2014-01-07

芯片业如何留住人才

高通  芯片  2014-01-03

英特尔的深圳节奏

英特尔  芯片  2013-12-31

4G时代,多款终端将“宠爱”国产芯片

4G  芯片  2013-12-30

一轮并购潮过后 芯片业大鳄该出现了

芯片  并购  2013-12-27

传2015年苹果A系列芯片将采用14纳米进程

苹果  芯片  2013-12-24
在线研讨会
焦点