>
首页
业界动态
市场趋势
新品速递
技术文章
解决方案
首页
>片上系统;ip核;系统级设计;设计流程
IP核在SoC设计中的接口技术
引言 随着半导体技术的发展,深亚微米工艺加工技术允许开发上百万门级的单芯片,已能够将系统级设计集成到单个芯片中即实现片上系统SoC。IP核的复用是SoC设...
IP核
SoC
半导体
2007-09-10
SoC设计:复杂性为验证提出更高要求
由于片上系统(SoC)设计变得越来越复杂,验证面临着巨大的挑战。大型团队不断利用更多资源来寻求最高效的方法,从而将新的方法学与验证整合在一起,并最终将设计与验证...
SoC
复杂性
片上系统
2007-09-05
Tensilica设计流程支持Cadence公司Encounter RTL Compiler工具
全球电子设计创新领域领导者Cadence Design Systems公司联合全球领先的高性能标准和可扩展处理器IP核提供...
IP核
RTL Compiler
Xtensa
2007-07-05
全新EDK8.1简化嵌入式设计
在到达了一个行业里程碑之后,下一步是什么呢?2005年,包含在嵌入式开发套件(EDK)中的Xilinx® Platform Studio工具套件因其嵌入...
Platform Studio
IP核
MicroBlaze
2007-06-22
SYNPLICITY-XILINX联合工作组进一步优化65纳米FPGA设计方案
SYNPLICITY 公司和赛灵思司日前宣布进一步扩大超高容量联合工作组的工作范围,将涉足面积缩减及功耗降低问题,致力于为 65 纳米 FPGA 设计方案提...
设计流程
SmartCompile
Virtex
2007-06-14
Tensilica Diamond标准处理器IP核支持低成本FPGA仿真
Tensilica公司日前发布,目前可支持在低成本的Avnet LX60 FPGA开发板上进行Diamond Standard处理器系列的高速硬件仿真。软件开发...
FPGA
IP核
Diamond Standard
2007-05-23
基于FPGA实现的SCI接口电路IP核的设计
摘要:在某些特殊应用场合,如数据采集,现场可编程逻辑器件(FPGA)需要借助微处理器来完成与上位机的数据通信,设计基于FPGA实现的通信接口电路IP核将大大提高...
FPGA
VerilogHDL
IP核
2007-05-01
SoC系统级设计方法与技术
摘要:介绍了以Y图为中心的系统级设计方法研究主题,从软硬件协同设计技术、设计重用技术以及与底层相结合设计技术3方面探讨了系统级关键设计技术的研究进展。从设计方法...
系统芯片
系统级设计
SoC设计
2007-04-11
人脸检测系统的SoPC设计
摘要:本文采用NiosⅡ软核处理器在FPGA上设计了一种人脸检测系统,对该系统的功能、结构和实现作了较详细的阐述。设计结果表明,该系统体积小,数据处理速度快,保...
人脸检测
FPGA
软核处理器
片上系统
2007-04-05
FSL总线IP核及其在MicoBlaze系统中的应用
摘要 MicroBlaze是基于Xilinx公司新一代FPGA器件的软处理器核。其FSL 总线是FIFO单向链路,可以实现用户自定义IP核与Micr...
FPGA
IP核
FSL总线
软核处理器
MicroBlage
2007-04-02
上海龙晶获Tensilica Diamond 330HiFi音频处理器IP核授权
Tensilica公司宣布上海龙晶科技获得了Diamond Standard 330HiFi音频处理器IP核许可,进行SoC(片上系统)设计,该So...
IP核
2007-02-25
嵌入声纹特征的个人证件识读器
摘 要:在现今的电子产品开发领域中,基于FPGA的SOPC占有极其重要的地位。本文介绍了基于SOPC、嵌入生物特征的个人证件识读器设计。...
|SOPC;IP核;二维条形码;C2H|
2007-02-02
USB2.0接口IP核的开发与设计
摘要: 介绍了一种基于USB 2.0协议的设备接口的IP核设计. 着重研究了USB 2. 0协议控制器、缓存控制器、工作模式控制等硬件数字电路的实现,该电路支持...
半导体技术
USB2.0
IP核
FPGA
双缓存
2007-02-01
使用SystemC2.0进行SoC设计建模仿真
摘要:系统级建模是大规模集成电路设计的一个重要阶段,它实现了设计从文本规范向功能实现的过渡,传统方法中一直使用硬件描述语言(HDL) 来完成系统级建模,其弊端在...
集成电路
片上系统
协同建模
硬件描述语言
2007-01-29
Virtex-Ⅱ Pro的嵌入系统设计与应用
摘 要:介绍了采用Xilinx 新一代FPGA Virtex- Ⅱ Pro 芯片进行嵌入系统设计的方法,并结合设计应用实例,描述了嵌入处理器内核PowerPC4...
FPGA
PowerPC405
片上系统
IP核
2007-01-24
变参数RS编码器IP核的设计与实现
摘要: 设计了一种码长可变、纠错能力可调的RS 编码器。该RS 编码器可对常用的RS 短码进行编码, 可做成IP 核, 为用户提供了很大的方便; 采用基于多项式...
RS编码器
IP核
有限域
专用集成电路
FPGA
Verilog HDL
2007-01-23
一种基于PCI IP核的码流接收卡的设计
摘 要:本文介绍了一种基于Altera公司的PCI接口IP核的DVB码流接收系统的硬件设计方案及设计要点的分析。该设计采用Altera公司的新一代F...
|DVB;异步串行接口;PCI;IP核|
2006-12-14
人脸检测系统的SoPC设计
摘 要:本文采用Nios Ⅱ软核处理器在FPGA上设计了一种人脸检测系统,对该系统的功能、结构和实现作了较详细的阐述。设计结果表明,该系统体积小,数...
|人脸检测;FPGA; 软核处理器;片上系统|
2006-12-08
基于模式的SoC设计方法研究
摘要:在分析传统系统芯片SoC(片上系统) 设计方法的基础之上,为了提高设计生产率和降低设计复杂度,强调高层次的抽象和重用,提出了基于模式的SoC设计方法(PB...
片上系统
面向对象
设计模式
事物级
SystemC
2006-12-03
一种基于SoC应用的Rail-to-Rail运算放大器IP核
摘要: 采用上华0.6μm DPDM CMOS工艺,设计实现了一种基于片上系统应用的低功耗、高增益Rail-to-Rail 运算放大器IP 核. 基于BSIM3...
Rail-to-Rail
CMOS
运算放大器
IP 核
片上系统
2006-12-03
«
1
2
3
»
在线研讨会
焦点